数电里的上拉电阻与单片机引脚的上拉电阻有什么区别吗

小催吧2022-10-04 11:39:544条回答

已提交,审核后显示!提交回复

共4条回复
木可不北 共回答了14个问题 | 采纳率100%
一样的,主要就是在单片机的内部也是用到了数电里的OC门,或者OD门,而需要上接来实现电平的转换的.所以它实际上就是数电里的上拉!
1年前
二环tt 共回答了2个问题 | 采纳率
没有区别
1年前
vicky桐 共回答了11个问题 | 采纳率
P0口要接上拉电阻,但电路图上那根叫总线的东东为什么画的比一般导线粗? 你的问题恐怕主要是问原理图中的“总线”有什么作用吧。总线一般是指成组
1年前
齐哥在这了 共回答了23个问题 | 采纳率
一样的作用,没有区别。
1年前

相关推荐

关于迟滞比较器迟滞比较器的门限电压设置,要考虑到正反馈电阻阻值,还要考虑输出端的上拉电阻阻值吗?
yangbing19881年前1
空防 共回答了20个问题 | 采纳率95%
上拉电阻会影响比较器输出的高电平的数值(尤其是“OC门“输出格式的比较器),从而影响门限电压,需要考虑.主要是影响上门限,可以把它归入正反馈电阻中去,计算下门限时不用考虑.
c51单片机中的上拉电阻和P0口上电后是高电平还是低电平?
c51单片机中的上拉电阻和P0口上电后是高电平还是低电平?

我记得P0口在上电后默认的是高电平,那么,上拉电阻不是一端和Vcc相连,另一段与节点想连,那不是P0口不用赋值,数码管就能亮吗?因为上端Vcc的电流不是会直接流到数码管里面去吗?如果GND是接正常接0的话,我这个地方就不明白了,求高手用比较通俗的语言跟我数说下是为什么?


yslwj1年前1
是的兄弟 共回答了18个问题 | 采纳率88.9%
1 c51单片机中的上拉电阻和P0口上电后是高电平,这是不容置疑的.
2 P0口如果不通过上拉电阻的+5V电源,则很难为4个数码管提供较大工作的电流.
P0=FFH 则加在数码管的段形为高电平,显示全亮
P0=00H 则加在数码管的段形为低电平,显示段灭
可以看出由P0决定数码管各段的亮灭 以显示不同的字符
3 如果不用P0,数码管各段直接由上拉电阻接+5V 的话,就只能显示8888 全亮了.
单片机 复位电路 上拉电阻图中为一单片机复位电路,请问图中加圈的上拉电阻起什么作用?急,在线等,谢谢
zhuwei523504181年前2
清晨林的仰望 共回答了18个问题 | 采纳率88.9%
1是限流保护
上拉电阻产生降低输入阻抗,提供泄荷通路
如果输出电流比较大(单片机功耗),输出的电平就会降低,就可以用上拉电阻提供电流分量,把电平“拉高.
对于高速电路(单片机数字电路),大的上拉电阻可使边沿变平缓
at89s52内部有上拉电阻吗?
盗连可耻1年前1
lolay51 共回答了21个问题 | 采纳率95.2%
AT89S52是一种低功耗、高性能CMOS8位微控制器,具有8K 在系统可编程Flash 存储器
低功耗 也能理解为消耗了能 所以有
上拉电阻的作用三极管导通的条件是集电极和发射极之间的电压大于基极和发射极之间的电压.如果在基极加一个上拉电阻那不是提高了
上拉电阻的作用

三极管导通的条件是集电极和发射极之间的电压大于基极和发射极之间的电压.如果在基极加一个上拉电阻那不是提高了基极和发射极之间的电压,这样会导致三极管无法导通.
ssuperking1年前1
liuke8035 共回答了16个问题 | 采纳率87.5%
这句话本身就是错误的!
1.三极管导通的一个条件是:基极和发射极之间的电压正向偏置并大于死区电压;
2.集电极与发射极之间的电压也需要正向偏置.
3.三极管饱和导通的时候(Ubes > 0.7V),基极的电位有可能高于集电极的电位.
OC门不接上拉电阻时,输出端可能有几种不同状态?
richardyuu1年前2
我爱麻烦 共回答了18个问题 | 采纳率88.9%
悬空

高阻
三种状态
AT89C2051 P1口接led发光二极管需不需要接个上拉电阻?
fudayong19851年前1
ghostyf 共回答了15个问题 | 采纳率86.7%
需要.集电极接成开路形式即OC门形式的时候需要上拉电阻,一般从单片机供电电源接一个3-10K的电阻到P1.0和P1.0即可.
51单片机p0口复位后是什么状态,高阻态?(不接上拉电阻时的情况)求解释
ihssbb1年前1
xjee_2004 共回答了15个问题 | 采纳率86.7%
开漏状态 一般用P0口的话要加上拉电阻
ADS1115与单片机供电电压不同,那模拟I2C的上拉电阻供多少电压?
ADS1115与单片机供电电压不同,那模拟I2C的上拉电阻供多少电压?
ADS1115用3.3V的电压,单片机用5V电压,那模拟I2C的上拉电阻供多少电压?
zeroxia1年前1
齐天大圣孙悟空 共回答了18个问题 | 采纳率88.9%
这不是上拉电阻接多少电压能解决的.因为单片机能识别的逻辑电平,ADS1115受不了.ADS1115能承受的逻辑电平,单片机识别不了.I2C总线是双向的,简单的电平移位是行不通的.况且ADS1115是宽电压的16位模数转换器件,电压范围2.0-5.5V,完全可与单片机使用同样的电源电压,何必非用3.3V的呢.
上拉电阻 下拉电阻原理图请给一个简单的能说明上拉电阻 下拉电阻作用的原理图,但是没有图的配合,说实话实在有点生涩啊.
weijie8681年前1
caomufei 共回答了29个问题 | 采纳率89.7%
需要用到上拉电阻和下拉电阻的情况还蛮多的,画图比较麻烦.
上拉电阻:就是从电源高电平引出的电阻接到输出
1,如果电平用OC(集电极开路,TTL)或OD(漏极开路,COMS)输出,那么不用上拉电阻是不能工作的,这个很容易理解,管子没有电源就不能输出高电平了.
2,如果输出电流比较大,输出的电平就会降低(电路中已经有了一个上拉电阻,但是电阻太大,压降太高),就可以用上拉电阻提供电流分量,把电平“拉高”.(就是并一个电阻在IC内部的上拉电阻上,让它的压降小一点).当然管子按需要该工作在线性范围的上拉电阻不能太小.当然也会用这个方式来实现门电路电平的匹配.
需要注意的是,上拉电阻太大会引起输出电平的延迟.(RC延时)
一般CMOS门电路输出不能给它悬空,都是接上拉电阻设定成高电平.
下拉电阻:和上拉电阻的原理差不多,只是拉到GND去而已.那样电平就会被拉低.下拉电阻一般用于设定低电平或者是阻抗匹配(抗回波干扰).